写真

氏名
松本 聡 (マツモト サトシ)
MATSUMOTO Satoshi
所属専攻講座
大学院工学研究院
電気電子工学研究系
職名
教授
研究室住所
(日)福岡県北九州市戸畑区仙水町1-1
(英)1-1 Sensui-cho,Tobata-ku, Kitakyushu,Fukuoka,804-8550 Japan
研究分野・キーワード
(日)
(英)
取得学位
  • 工学博士 (Dr.Eng.) 、 電子デバイス・電子機器 (Electronic device/electronic equipment) 、 早稲田大学 (Waseda University) 、 論文 、 1996年12月

学内職務経歴
  • 九州工業大学 工学部 、 工学部電気電子工学科長 、 2016年04月 ~ 2017年03月

    ,

  • 九州工業大学 大学院工学研究院 、 工学研究院電気電子工学研究系長 、 2016年04月 ~ 2017年03月

    ,

  • 九州工業大学 大学院工学研究院 電気電子工学研究系 、 教授 、 2010年04月 ~ 継続中

    Department of Electrical Engineering and Electronics, Faculty of Engineering, Kyushu Institute of Technology, Professor, 2010.04 -

論文(2006.4~)
  • 英語 、 Transient response of a digitally controlled power supply based on power-SoC 、 International Power Supply on Chip Workshop 2018 、 P7.8巻 、 2018年10月 、 T. Oka, S. Abe, S. Matsumoto

    国際会議proceedings 、 共著

  • 英語 、 Design consideration of air core on-chip spiral coil for power supply on chip 、 International Power Supply on Chip Workshop 2018 、 P4.6巻 、 2018年10月 、 S. Abe, H. Kaishakuji, S. Matsumoto

    国際会議proceedings 、 共著

  • 英語 、 Numerical predictions of a novel 3D stacked power SoC structure based on hexagonal-BN 、 International Power Supply on Chip Workshop 2018 、 P5.3巻 、 2018年10月 、 Y. Sato, K. Ono, S. Matsumoto, M. Hasegawa

    国際会議proceedings 、 共著

  • 英語 、 Impact of the semiconductor on hexagonal –BN structure for power supply on chip applications 、 Extended Abstract of the 2018 International Conference on Solid State Devices and Materials 、 PS-4-08巻 、 2018年09月 、 Y. Sato, K. Ono, M. Nomura, S. Matsumoto, M. Hasegawa

    国際会議proceedings 、 共著

  • 英語 、 Design consideration of a 3D stacked power supply on chip 、 2018 IEEE the 68th Electronic Components and Technology Conference 、 Session 27.7巻 、 2018年05月 、 K. Ono, K. Hiura, S. Matsumoto,

    国際会議proceedings 、 共著

全件表示 >>
研究発表(2006.4~)
  • International Workshop on Power Supply On Chip (International Workshop on Power Supply On Chip) 、 国際会議 (査読無し) 、 2012年11月 、 San Francisco 、 A new control strategy of the on-chip POL based on parallel connections (A new control strategy of the on-chip POL based on parallel connections) 、 ポスター(一般)

  • nternational Workshop on Power Supply On Chip (nternational Workshop on Power Supply On Chip) 、 国際会議 (査読無し) 、 2012年11月 、 San Francisco 、 Numerical predictions of a new SOI structure using thin-diamond film used as insulator ( Numerical predictions of a new SOI structure using thin-diamond film used as insulator) 、 ポスター(一般)

担当授業科目
  • 2018年度 、 集積回路工学 、 2018年12月 ~ 2019年03月 、 専任

  • 2018年度 、 半導体トピックセミナー 、 2018年10月 ~ 2019年03月 、 専任

  • 2018年度 、 先端電気工学特論 、 2018年10月 ~ 2018年12月 、 専任

  • 2018年度 、 電気回路Ⅲ 、 2018年10月 ~ 2018年12月 、 専任

  • 2018年度 、 集積回路デバイス特論 、 2018年06月 ~ 2018年09月 、 専任

全件表示 >>
受託研究受入実績
  • パワーデバイスとSi-LSIを積層した3次元パワーSoCの実用化に係る調査 、 2016年01月 ~ 2016年06月 、 一般受託研究

科研費(文科省・学振)獲得実績
  • 基盤研究(B) 、 2015年04月 ~ 2018年03月 、 高排熱と電磁ノイズ遮蔽を実現するパワーSupply on Chip用基板の研究

    研究課題番号:15H03965

  • 挑戦的萌芽研究 、 2013年04月 ~ 2015年03月 、 パワーSOC(Supply on Chip)実現に向けての回路・制御技術の研究

    研究課題番号:25630111

  • 基盤研究(B) 、 2012年04月 ~ 2016年03月 、 超高密度パワーSOC(Supply on Chip)用集積回路基板の研究

    研究課題番号:24360111

2019/05/07 更新